湖州I2C/SPI協(xié)議分析儀

來源: 發(fā)布時間:2025-06-09

定時分析與狀態(tài)分析的主要區(qū)別是:定時分析由內(nèi)部時鐘控制采樣,采樣與被測系統(tǒng)是異步的;狀態(tài)分析由被測系統(tǒng)時鐘控制采樣,采樣與被測系統(tǒng)是同步的。用定時分析查看事件“什么時候”發(fā)生,用狀態(tài)分析檢查發(fā)生了“什么”事件。定時分析通常用波形顯示數(shù)據(jù),狀態(tài)分析通常用列表顯示數(shù)據(jù)。六、小結(jié)邏輯分析儀主要用來測試以微處理器為的數(shù)字系統(tǒng),在硬件電路、嵌入式系統(tǒng)和監(jiān)控軟件的研制和調(diào)試過程中,都是一個必備的工具。邏輯分析儀具有豐富的觸發(fā)條件,不管被測系統(tǒng)多么復(fù)雜,邏輯分析儀都能準(zhǔn)確地找到那些隱蔽的、偶然的特殊時刻,然后把觸發(fā)條件發(fā)生前后,各信號的時序圖和數(shù)據(jù)流顯示出來。問題也就看清楚了,不需要再絞盡腦汁的推理和猜測了。DigRF v4協(xié)議分析儀/訓(xùn)練器找歐奧!湖州I2C/SPI協(xié)議分析儀

湖州I2C/SPI協(xié)議分析儀,協(xié)議分析儀

還要對信號進行放,因為傳遞過來的信號幅度比較小。圖23探頭的信號完整性考慮探頭的負載效應(yīng)主要分為兩種類型:直流負載和交流負載。直流負載:探頭看起來象一個對地的直流負載,一般是20K歐姆。如果被測總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個負載可能會導(dǎo)致邏輯錯誤。直流負載主要由探頭尖的電阻決定,這個電阻阻值越,直流負載越小,阻值越小,直流負載越。交流負載:探頭包含寄生電容和電感。這些寄生參數(shù)會減小探頭帶寬和導(dǎo)致信號反射。我們需要在被測電路接收端和探頭尖處考慮信號完整性。探頭帶寬被降低主要來自2個方面:探頭電容和探頭與目標(biāo)連接的連線的電容。探頭導(dǎo)致信號反射的原因是4個方面:探頭電容和電感;探頭在被測總線上的探測位置;總線的拓撲結(jié)構(gòu);探頭和目標(biāo)間連線的長度。對于交流負載,我們需要考慮:探測點在傳輸線的位置,總線的拓撲結(jié)構(gòu)和探頭和目標(biāo)間連線的長度。探頭的負載除了可以用復(fù)雜的Spice模型仿真分析外,也可以用簡單的RC模型簡單預(yù)估負載效應(yīng)。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細考慮探頭和目標(biāo)之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(StubProbing),阻尼電阻探測。潮州I3C協(xié)議分析儀廠家QSPI協(xié)議分析儀/訓(xùn)練器找歐奧!

湖州I2C/SPI協(xié)議分析儀,協(xié)議分析儀

DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。這種類型的時鐘計時會使邏輯分析儀中的數(shù)據(jù)采樣與被測設(shè)備中的時鐘異步。具體來講:定時分析儀適用于顯示信號活動“相當(dāng)于其他信號”“何時”發(fā)生。定時分析儀側(cè)重于查看各個信號之間的時序關(guān)系,而不是與被測設(shè)備中控制執(zhí)行的信號之間的時序關(guān)系。這就是為什么定時分析儀可以對與被測設(shè)備時鐘信號“不同步”或異步的數(shù)據(jù)進行采樣。在定時采集模式下,邏輯分析儀的工作是對輸入波形進行采樣,從而確定它們是高電平還是低電平。為了確定高低,邏輯分析儀會將輸入信號的電壓電平與用戶定義的電壓閾值進行比較。如果采樣時信號高于閾值,則分析儀將信號顯示為1或高。同樣,低于閾值的信號將顯示為0或低。下圖闡釋了當(dāng)正弦波跨過閾值電平時邏輯分析儀對其進行采樣的情況。圖2定時分析采集原理采集之后采樣點被存儲在內(nèi)存中,并用于重建方形數(shù)字波形。這種要使一切變成方形的處理方式似乎會限制定時分析儀的用處。不過定時分析儀本來也不是打算用作參數(shù)儀器的。若要查看信號的上升時間,可以使用示波器。若需校驗幾個或幾百個信號之間的時序關(guān)系,對其同時進行查看,則定時分析儀才是正確的選擇。

邏輯分析的概念邏輯分析儀也是非常常用的儀表,與示波器一樣,是數(shù)字設(shè)計和測量的經(jīng)典儀器之一。數(shù)字電路測量時,何時應(yīng)使用示波器呢?一般而言,當(dāng)需要精確參數(shù)信息(如時間間隔和電壓讀數(shù))時可以使用示波器。具體來講:當(dāng)需要測量信號的較小電壓偏移(如低于或超出)時。當(dāng)需要較高的時間間隔精度時。示波器能夠采集精確的參數(shù)信息,如脈沖的上升沿上兩點之間的高精度時間。圖1示波器用于測量信號的模擬波形一般而言,邏輯分析儀用于查看多個信號之間的定時關(guān)系,或者用于捕獲信號所運載的數(shù)據(jù)。當(dāng)被測設(shè)備的信號超過電壓閥值時,邏輯分析儀會表現(xiàn)出與邏輯電路相同的反應(yīng)。它將識別信號的高低。具體來講:當(dāng)需要立即查看多個信號時。邏輯分析儀可以很好地組織和顯示多個信號。一般任務(wù)是將多個信號組成一條總線并分配一個自定義名稱。地址、數(shù)據(jù)和控制總線都是有性的示例。當(dāng)需要使用與硬件相同的方式查看系統(tǒng)中的信號時。信號顯示在一個時間軸上,這樣就可以查看相對于其他總線信號或時鐘信號的轉(zhuǎn)變的發(fā)生時間。當(dāng)需要象接收芯片一樣基于時鐘邊沿,捕獲總線中的信息時。接收芯片基于時鐘邊沿判斷總線上的地址、命令和數(shù)據(jù)。邏輯分析儀象一個偵聽器。邏輯分析儀/訓(xùn)練器廠家直銷就找歐奧!

湖州I2C/SPI協(xié)議分析儀,協(xié)議分析儀

然后依次是AT24C16的標(biāo)識0xA2,寫入地址0x00,數(shù)據(jù)0x10,0x27等。由于寫入以字節(jié)為單位,因此0x2710=10000,表明采樣成功。將鼠標(biāo)放在波形上,點擊左鍵,實現(xiàn)zoomin功能。結(jié)果見圖3,在“start”條件后,在SCL的8個連續(xù)脈沖的高電平處,SDA對應(yīng)的信號為10100010,即0xA2,第9個脈沖高電平處為0,是ACK標(biāo)志。以上簡單介紹了用邏輯分析儀進行I2C分析的過程,可以看到操作起來非常簡單。下面再介紹利用邏輯分析儀采樣三相交流電機驅(qū)動器的6路PWM波形。硬件連接?先將邏輯分析儀的GND與目標(biāo)板的GND連接,讓二者共地,見圖5。2.?選擇需要采樣的信號,這里就是單片機6路PWM波形的輸出引腳,將其接入邏輯分析儀的通道1(Input1)至通道6(Input6),并且把通道的名字改為Utop、Ubottom、Vtop、Vbottom、Wtop、WBottom,分別三路輸出的上下橋臂。3.?將邏輯分析儀和電腦USB口連接,windows會識別該設(shè)備,并在屏幕右下角顯示USB設(shè)備標(biāo)識。軟件使用?運行Saleae軟件,此時邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會顯示[Connected]。2.?設(shè)置采樣數(shù)量和速度,PWM的頻率為15kHz,這里設(shè)置為2MSamples@4MHz的速度。3.?設(shè)置觸發(fā)條件。歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴。協(xié)議訓(xùn)練器廠家哪家強?歐奧就是強!東莞I3C協(xié)議分析儀收費

邏輯訓(xùn)練器就找歐奧電子。湖州I2C/SPI協(xié)議分析儀

才能符合此表達式。換句話說,在ADDR等于1000的同時DATA等于2000。因此,如果要在同時發(fā)生兩個事件時觸發(fā),則應(yīng)使用布爾邏輯表達式。常見錯誤是應(yīng)使用布爾邏輯表達式時嘗試使用兩個序列步驟,或者應(yīng)使用兩個序列步驟時嘗試使用布爾邏輯表達式。當(dāng)多個事件同時發(fā)生時使用布爾邏輯表達式,而在一個事件接著一個事件發(fā)生時使用多個序列步驟。分支:分支類似于C編程語言中的Switch語句和Basic中的SelectCase語句。分支可提供測試多個sADDR”。多數(shù)邏輯分析儀還支持“notinrange”功能。范圍是一種方便的快捷方式,因此您無需指定“ADDR>=1000andADDR<=>標(biāo)志:標(biāo)志是用于從一個模塊向另一個模塊發(fā)送信號的布爾變量。當(dāng)某種情況在某一模塊中發(fā)生而稍后被另一模塊測試時可以設(shè)置標(biāo)志。在下面的示例中,標(biāo)志1用于跟蹤在模塊1的觸發(fā)序列中發(fā)生的情況,如,如果想在ADDR=1000第5次出現(xiàn)時觸發(fā),可以將觸發(fā)設(shè)置為:IfADDR=1000occurs5timesthenTrigger全局計數(shù)器類似于整數(shù)變量。全局計數(shù)器比發(fā)生計數(shù)器更靈活,因為它們可用于為復(fù)雜事件(例如一個時鐘沿后跟另一時鐘沿的事件)計數(shù)??梢栽黾印y試和重新設(shè)置全局計數(shù)器。默認(rèn)情況下,全局計數(shù)器以零開頭并且不需要重新設(shè)置。湖州I2C/SPI協(xié)議分析儀